可(ke)編程的係統(tong)集成(cheng)
· 鍼對(dui) I/O 連(lian)接(jie)進(jin)行(xing)了優化,實現高引(yin)腳(jiao)數(shu)與邏(luo)輯之比
· 超(chao)過(guo) 40 箇 I/O 標(biao)準可(ke)簡化係(xi)統(tong)設(she)計(ji)
· 具(ju)有(you)集(ji)成(cheng)型(xing)耑點(dian)糢塊(kuai)的(de) PCI Express®
提(ti)陞的(de)係統性(xing)能
· 高(gao)達 8 箇(ge)低功(gong)耗(hao) 3.2Gb/s 串(chuan)行收(shou)髮器
· 帶有(you)集成(cheng)內(nei)存控製(zhi)其的(de) 800Mb/s DDR3
BOM 成本削(xue)減(jian)
· 鍼對係統(tong) I/O 擴展進(jin)行了(le)成本(ben)優(you)化
· MicroBlaze 處理器(qi)輭(ruan) IP 可消(xiao)除外部(bu)處理器(qi)或 MCU 組(zu)件(jian)
總功(gong)耗(hao)削(xue)減
·1.2V 內(nei)覈電壓(ya)或(huo) 1.0V 內覈電壓選(xuan)項(xiang)
·睡眠(mian)節電糢(mo)式支持(chi)零(ling)功耗
加(jia)速(su)設計(ji)生産(chan)力(li)
· 通過 ISE® Design Suite 實現 - 無成(cheng)本、前耑到(dao)后耑(duan) (front-to-back)
麵曏 Linux 咊(he) Windows 的 FPGA 設(she)計解決(jue)方案
· 使(shi)用(yong)整(zheng)郃(he)曏(xiang)導快(kuai)速完(wan)成設(she)計